Dans cette étude, la caractérisation électrique et la modélisation de divers dispositifs électroniques basés sur la structure MOSFET ont été effectuées.
Il est bien établi que la taille des grains de poly-Si (Lgrain) et la hauteur de barrière (EB) entre les joints de grains sont les principaux facteurs déterminant le transport dans le silicium polycristallin, et ces paramètres peuvent être extraits en utilisant le modèle de mobilité polycristalline. Cependant, nos études systématiques ont montré que ce n'est pas la taille des grains, mais plutôt la hauteur de la barrière EB, qui a une plus grande influence sur la dégradation des TFT LTPS sur les substrats flexibles. La hauteur de barrière EB sur un substrat flexible est environ 18 fois plus élevée que sur un substrat en verre, tandis que la taille des grains est similaire pour les deux types de substrats. En comparaison avec les TFT LTPS sur substrat en verre, une hauteur de barrière EB plus élevée entraîne une dégradation d'environ 24 % de l'Ion, 30 % de la SS et 21 % de μeff sur le substrat flexible à température ambiante.
L'analyse du bruit basse fréquence (LFN) a également révélé que la densité totale de pièges (Nt) sur un substrat flexible est jusqu'à quatre fois plus élevée que sur un substrat en verre, confirmant ainsi la valeur élevée de EB dans le dispositif fabriqué sur le substrat flexible.
Membres du jury :
- Francis BALESTRA , DIRECTEUR DE RECHERCHE - CNRS Délegation Alpes : Directeur de thèse
- Jae Woo LEE , MAITRE DE CONFERENCES - Université de Corée : Directeur de thèse
- Ji-Woon YANG , PROFESSEUR - Université de Corée : Examinateur
- Quentin RAFHAY, MAITRE DE CONFERENCES HDR - Université Grenoble Alpes : Examinateur
- Hyun Suk KIM , PROFESSEUR , Université de Dongguk : Rapporteur
- Pascal MASSON, PROFESSEUR DES UNIVERSITES - Université Côte d'Azur : Rapporteur